【導讀】現(xiàn)在的FPGA正變得越來越復雜。向引腳分配信號的任務曾經(jīng)很簡單,現(xiàn)在也變得相當繁復。下面這些用于向多用途引腳指配信號的指導方針有助于設計師根據(jù)從最多到最少的約束信號指配原則提前考慮信號指配,并減少反復的次數(shù)。
這里有一個前提,即假定設計師已經(jīng)根據(jù)設計的大概規(guī)模和信號要求確定了目標器件范圍和型號。以下每一步都應在考慮單極信號前優(yōu)先考慮差分對信號。
步驟
1、最先指配那些只能在特定引腳上工作的特殊信號,通常情況下是指串行I/O信號和全局時鐘信號。
2、然后指配大型和/或高速信號總線,特別是那些要跨越多個庫或區(qū)域的信號。如果總線需要局部時鐘,那么就要考慮具有更多局部時鐘引腳的庫或區(qū)域,并先指配局部時鐘。
3、如果針對FPGA器件采用了多種I/O標準,那么設計師還必須先考慮將I/O信號映射到庫/區(qū)。這一步需要慎重考慮,因為許多I/O標準和參考電壓是不兼容的。一些I/O標準要求在特殊引腳上輸入?yún)⒖茧妷?,使得這些引腳不可再用于一般用途。將高速輸出和雙向信號分開指配在一定程度上可避免同時開關(guān)輸出噪聲(SSO)問題。
4、采用和第二步中相同的基本規(guī)則指配速度較慢、約束較少的總線,但不用太多考慮SSO等問題。
5、最后完成余下個別信號的指配。如果只剩下少量引腳,或在第一次反復時用完了所有的引腳,可以考慮選用具有更多I/O數(shù)量的下一種器件,因為根據(jù)市場情況肯定還會臨時增加某些功能,而且沒有哪個設計師愿意在設計的最后階段再做一遍指配過程吧。
在以上每一步中,都要建立含有正確信號分配和I/O標準的約束文件,以及含有I/O設計部分的HDL文件。然后再開始布局和布線,因為按從最多約束信號到最少約束信號的順序可以更好地發(fā)現(xiàn)錯誤。
推薦閱讀: