你的位置:首頁 > EMC安規(guī) > 正文

EMC整改分析——散熱結(jié)構(gòu)引起的ESD問題

發(fā)布時(shí)間:2017-04-26 責(zé)任編輯:wenwei

【導(dǎo)讀】某產(chǎn)品采用金屬外殼,對其進(jìn)行ESD測試時(shí),發(fā)現(xiàn)一螺釘位置對ESD及其敏感,對螺釘進(jìn)行接觸放電4kV,就會(huì)發(fā)現(xiàn)該產(chǎn)品中的某一PCB出現(xiàn)復(fù)位現(xiàn)象。經(jīng)過觀察分析,靠近敏感螺釘位置有一芯片,芯片上有約2.5cm高的散熱器,該散熱器并沒有采取任何接地措施。在測試中,將散熱器臨時(shí)去掉后,該落螺釘位置的抗靜電干擾能力達(dá)到了±6kV。
 
【現(xiàn)象描述】
 
某產(chǎn)品采用金屬外殼,對其進(jìn)行ESD測試時(shí),發(fā)現(xiàn)一螺釘位置對ESD及其敏感,對螺釘進(jìn)行接觸放電4kV,就會(huì)發(fā)現(xiàn)該產(chǎn)品中的某一PCB出現(xiàn)復(fù)位現(xiàn)象。經(jīng)過觀察分析,靠近敏感螺釘位置有一芯片,芯片上有約2.5cm高的散熱器,該散熱器并沒有采取任何接地措施。在測試中,將散熱器臨時(shí)去掉后,該落螺釘位置的抗靜電干擾能力達(dá)到了±6kV。
 
 
【原因分析】
 
靜電放電時(shí),在很短的時(shí)間內(nèi)會(huì)產(chǎn)生幾十安的電流,而放電電流脈沖的上升在小于1ns之內(nèi)完成,根據(jù)脈沖波最高諧振頻率計(jì)算公式:
  
EMC整改分析——散熱結(jié)構(gòu)引起的ESD問題
(Tr為脈沖上升時(shí)間)
 
可知,靜電放電的過程是一個(gè)高頻能量的釋放與傳輸過程,在傳輸?shù)穆窂街幸磺忻舾械木€路或器件都將受到干擾,引起設(shè)備的誤動(dòng)作。
 
在此案例中,由于靜電放電信號(hào)的高頻譜特性使一些因結(jié)構(gòu)特性形成的寄生電容不能忽略不計(jì)。圖1是靜電干擾傳輸路徑及原理圖。
 
圖1中,C0表示測試點(diǎn)與散熱器之間的寄生電容,C2表示散熱器與芯片之間的寄生電容。靜電干擾將從測試點(diǎn)同桂平C0,再經(jīng)過C2進(jìn)入芯片內(nèi)部電路,從而從產(chǎn)品系統(tǒng)中表現(xiàn)出干擾現(xiàn)象。散熱器的存在將大大增加測試點(diǎn)與芯片之間的容性耦合度,因?yàn)橐环矫嫔崞饔兄刃酒蟮谋砻娣e;另一方面散熱器的存在縮短了與測試點(diǎn)表面積的距離。因此去掉散熱器后,產(chǎn)品抗ESD能力增強(qiáng)。
 
EMC整改分析——散熱結(jié)構(gòu)引起的ESD問題
圖1靜電干擾傳輸路徑與原理圖
 
【處理措施】
 
經(jīng)過以上的分析,只要將散熱器接至地平面就可以了改變ESD干擾的傳輸路徑,從而使芯片受到保護(hù)。圖2箭頭曲線表示散熱器接地后的ESD傳輸路徑。
 
EMC整改分析——散熱結(jié)構(gòu)引起的ESD問題
圖1改進(jìn)后的靜電干擾傳輸路徑與原理圖
 
【思考與啟示】
 
對于PCB上的金屬體,一定要直接或間接地接到地平面上,不要懸空。另外,對于較敏感的電路或芯片,在PCB布局時(shí)盡量遠(yuǎn)離ESD放電點(diǎn)。
 
以上內(nèi)容轉(zhuǎn)載自賽盛技術(shù)。
 
 
 
 
 
推薦閱讀:


EMC整改中線纜的屏蔽接地問題
從22個(gè)方面分析:電源PCB設(shè)計(jì)與EMC的關(guān)聯(lián)
抑制模塊電源干擾的一些方法
專家總結(jié)的醫(yī)療設(shè)備中10個(gè)常見電磁兼容干擾問題
電磁兼容分層與綜合設(shè)計(jì)法

 
 
 
 
要采購測試點(diǎn)么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉