你的位置:首頁(yè) > EMC安規(guī) > 正文

減少引腳數(shù)量還能改進(jìn)PCB設(shè)計(jì)的“秘密”——裸露焊盤(pán)

發(fā)布時(shí)間:2015-07-24 責(zé)任編輯:echolady

【導(dǎo)讀】如何能夠?qū)崿F(xiàn)在很多電源連接時(shí)還能減少引腳接地?cái)?shù)量?在降低熱電阻的同時(shí),還能改進(jìn)PCB設(shè)計(jì)?本文就來(lái)解析使用裸露焊盤(pán)和打地線(xiàn)的方式來(lái)改進(jìn)PCB設(shè)計(jì)性能,同時(shí)還能有效的減少引腳數(shù)量。

具有裸露芯片焊盤(pán)的引腳架構(gòu)芯片級(jí)封裝(LFCSP)和四方扁平封裝(QFP)提供了一種將熱量從元件傳遞到印刷電路板(PCB)、從而降低熱阻的有效解決方案。芯片焊盤(pán)的底部是裸露而不是封裝的,應(yīng)作為集成式散熱器焊接到PCB上。推薦的PCB設(shè)計(jì)包含一個(gè)用于裸露焊盤(pán)的焊盤(pán)。 該焊盤(pán)應(yīng)包括連接到PCB上的多個(gè)接地層的通孔陣列,從而為熱能提供低熱阻路徑。

裸露焊盤(pán)允許在封裝內(nèi)使用打地線(xiàn),從而提供更多的靈活性和優(yōu)勢(shì)。 這些焊線(xiàn)從芯片上的接地墊直接連到芯片焊盤(pán),而不是某一個(gè)封裝引腳。外部連接接地層的裸露焊盤(pán)還構(gòu)成一個(gè)低阻抗的電氣路徑。 有經(jīng)驗(yàn)的設(shè)計(jì)人員都知道,高性能IC通常在相鄰引腳上有電源連接和接地連接,以形成緊密耦合的低電感環(huán)路,用于傳導(dǎo)接地回路電流。 電源和接地電流的相反極性產(chǎn)生的互感可以降低阻抗。

在混合信號(hào)設(shè)計(jì)中,電源和接地連接上的瞬態(tài)電流是由數(shù)字電路開(kāi)關(guān)、I/O活動(dòng)、模擬信號(hào)擺幅產(chǎn)生的。 這些瞬態(tài)會(huì)在電源上產(chǎn)生噪聲,或耦合至器件內(nèi)的敏感節(jié)點(diǎn),從而降低模擬電路的性能。 打地線(xiàn)常用于構(gòu)建緊密耦合的電流環(huán)路,無(wú)需額外的封裝引腳。 空閑出來(lái)的引腳可以用于其他信號(hào)、功能和電源連接。

這些內(nèi)部打地線(xiàn)通常缺少資料,導(dǎo)致用戶(hù)對(duì)ADC或DAC如何實(shí)現(xiàn)高性能且無(wú)需相同數(shù)量的電源和接地連接感到迷惑。 某些情況下,器件可能沒(méi)有任何接地引腳,因而完全依賴(lài)外部焊盤(pán)提供所有接地連接。

減少引腳數(shù)量還能改進(jìn)PCB設(shè)計(jì)的“秘密”——裸露焊盤(pán)
帶打地線(xiàn)的LLP封裝
相關(guān)閱讀:

高速信號(hào)走線(xiàn)規(guī)則九大件!輕松搞定PCB設(shè)計(jì)的EMI
你確定你設(shè)計(jì)的PCB 的EMI達(dá)標(biāo)嗎?
PCB指導(dǎo)書(shū):PCB板的ESD測(cè)試與防護(hù)
要采購(gòu)焊盤(pán)么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉