對(duì)裸露在外部的一些接口,像USB、VGA、DC、SD卡等等,對(duì)這些接口進(jìn)行接觸放電時(shí),靜電很容易就會(huì)“串”到電源線上,靜電由本來(lái)的共模變成了差模,此時(shí)電源上就會(huì)產(chǎn)生一個(gè)很高的尖峰,很多芯片都承受不了,發(fā)生死機(jī),復(fù)位等問(wèn)題。對(duì)于電源VCC的ESD保護(hù),可以并接TVS管來(lái)解決。TVS管與穩(wěn)壓二極管很相似,都有一個(gè)額定的電壓,不同的是它的響應(yīng)速度特別快,對(duì)靜電有很好的泄放作用。例如對(duì)于USB接口(見(jiàn)圖1.1、圖1.2),VCC和外殼地之間并接5V的TVS管。相當(dāng)于把電源和地鉗位在5V以?xún)?nèi),這樣可以有效地把靜電電流導(dǎo)向地,達(dá)到效果很明顯。要注意的是布局布線的時(shí)候,TVS管要盡量靠近接口的位置,TVS的陰極以最近的路徑接到接口的外殼地。
對(duì)外接口的信號(hào)線同樣也需要保護(hù),不然靜電經(jīng)過(guò)信號(hào)線直接到達(dá)芯片IO管腳,雖然芯片的IO都有二極管保護(hù),一般可以抵御+-2KV的靜電,但是對(duì)于+-6KV的ESD接觸放電,就會(huì)遭遇損壞的風(fēng)險(xiǎn)。同樣是USB接口,如圖2.1,差分信號(hào)線D+和D-接了個(gè)ESD器件TPD4S012,實(shí)際上是與USB電源和地并接反向二極管,把電流導(dǎo)向USB電源或者地。
有些芯片很容易受靜電的影響,進(jìn)行ESD試驗(yàn)時(shí),總是發(fā)生復(fù)位或者死掉。究其原因,一般都是電源引腳受到干擾。對(duì)此可以對(duì)其電源添加LC濾波。一般芯片的VDD管腳旁邊都會(huì)有一個(gè)去耦電容,但是這個(gè)去耦電容是沒(méi)有辦法有效攔截靜電的,甚至是幾十uF的鉭電容并接小電容,效果仍舊不佳。這時(shí)候,如果再串一個(gè)小電感,情況就得到很好的改觀。靜電放電會(huì)產(chǎn)生一個(gè)尖峰,同屬于高頻干擾,LC可以很好地將高頻濾除,使通過(guò)電感之后的尖峰大大減弱,IC就不容易死機(jī)或者復(fù)位。本人有一次對(duì)整機(jī)EMC整改,ESD試驗(yàn)時(shí),按鍵控制板的MCU老是復(fù)位。后來(lái)用示波器進(jìn)行追蹤,發(fā)現(xiàn)是外部看門(mén)狗芯片發(fā)生復(fù)位,導(dǎo)致MCU復(fù)位。于是先在電源上并接TVS管,還是會(huì)復(fù)位;再在看門(mén)狗芯片VCC管腳旁并接22uF鉭電容,情況好一些,但還是會(huì)復(fù)位;最后再串接一個(gè)0.47uH的貼片電容,組成LC濾波(如圖3.1所示)。在+-6KV的ESD接觸放電下,就再也不會(huì)復(fù)位,而且工作正常。
PCB要盡量多的鋪地。如果是雙面板,兩面都要大面積鋪銅,而且還要有足夠的地過(guò)孔;如果是四層板或以上,主要元件層的臨近平面層要設(shè)置成地層。比如四層板,如果主要元件在頂層,那么分層為:頂層->地層->電源層->底層;如果主要元件在底層,分層為:頂層->電源層->地層->底層。
從原理圖的設(shè)計(jì)到PCB的布局布線,EMC的設(shè)計(jì)思想就不能離開(kāi)我們的大腦。。設(shè)計(jì)出了好的原理圖,如果PCB布局布線不當(dāng),那么出來(lái)的板子是失敗的。如果芯片的去耦電容離芯片的管腳很遠(yuǎn),那也就失去了去耦的作用。如果敏感信號(hào)的走線太長(zhǎng),就會(huì)引入意想不到的電磁干擾。在抗ESD方面,敏感的器件或者信號(hào)線(如reset)應(yīng)該遠(yuǎn)離PCB邊緣,防止空氣放電直接干擾到器件和信號(hào)線。PCB邊緣應(yīng)該留有一定寬度的空隙或者鋪銅。