你的位置:首頁(yè) > 互連技術(shù) > 正文

【泰享實(shí)測(cè)之水哥秘笈】:干貨分享,深度講解電源完整性設(shè)計(jì)和測(cè)試

發(fā)布時(shí)間:2023-05-22 責(zé)任編輯:lina

【導(dǎo)讀】近年來(lái),測(cè)試和測(cè)量設(shè)備行業(yè)一直在迅速發(fā)展。隨著電子設(shè)備變得越來(lái)越復(fù)雜,許多公司面臨著高度復(fù)雜的測(cè)試和驗(yàn)證過(guò)程。更快的數(shù)據(jù)速率增加了工程團(tuán)隊(duì)驗(yàn)證新技術(shù)所需的時(shí)間,往往導(dǎo)致產(chǎn)品上市周期大幅延遲。泰克在工程社區(qū)聽到了許多工程師的抱怨,因此開發(fā)了TMT4裕度測(cè)試解決方案,提高了測(cè)試的協(xié)作性和易用性。



近年來(lái),測(cè)試和測(cè)量設(shè)備行業(yè)一直在迅速發(fā)展。隨著電子設(shè)備變得越來(lái)越復(fù)雜,許多公司面臨著高度復(fù)雜的測(cè)試和驗(yàn)證過(guò)程。更快的數(shù)據(jù)速率增加了工程團(tuán)隊(duì)驗(yàn)證新技術(shù)所需的時(shí)間,往往導(dǎo)致產(chǎn)品上市周期大幅延遲。泰克在工程社區(qū)聽到了許多工程師的抱怨,因此開發(fā)了TMT4裕度測(cè)試解決方案,提高了測(cè)試的協(xié)作性和易用性。


高速電路面臨的三個(gè)問題:信號(hào)完整性SI、電源完整性PI、電磁干擾EMI。


? SI是要保證數(shù)字電路各芯片之間信號(hào)的準(zhǔn)確傳遞;

? PI是確保各部分電路和芯片的可靠供電和噪聲抑制;

? EMI是要確保PCB電路不干擾其它設(shè)備,也不被其它設(shè)備干擾;

? SI問題,一半以上是因?yàn)殡娫床缓脤?dǎo)致的信號(hào)質(zhì)量問題;

? EMI問題,一個(gè)重要原因是PDN上的高頻噪聲尤其是電源/地之間的高頻噪聲。


SI問題,一半以上是因?yàn)殡娫床缓脤?dǎo)致的信號(hào)質(zhì)量問題;EMI問題,一個(gè)重要原因是PDN上的高頻噪聲尤其是電源/地之間的高頻噪聲。


電源完整性簡(jiǎn)稱PI,是單板電源設(shè)計(jì)的一項(xiàng)技術(shù),通過(guò)合理的電源平面和濾波設(shè)計(jì),為單板上的器件提供穩(wěn)定潔凈的電源供應(yīng),保證單板穩(wěn)定工作。電源完整性包括電源系統(tǒng)設(shè)計(jì)、直流壓降分析、電壓瞬態(tài)分析、同步開關(guān)噪聲以及器件建模等與單板電源穩(wěn)定性有關(guān)的一切工作內(nèi)容。


信號(hào)完整性SI是要保證數(shù)字電路各芯片之間信號(hào)的準(zhǔn)確傳遞;電源完整性PI是確保各部分電路和芯片的可靠供電和噪聲抑制。當(dāng)發(fā)現(xiàn)信號(hào)完整性不好時(shí),會(huì)不會(huì)是電源完整性帶來(lái)的問題?當(dāng)你發(fā)現(xiàn)時(shí)鐘抖動(dòng)比較大時(shí),可能是電源質(zhì)量不好?當(dāng)你發(fā)現(xiàn)系統(tǒng)有誤碼時(shí),會(huì)不會(huì)是電源的控制環(huán)路不穩(wěn)定?電源完整性(PI)和信號(hào)完整性(SI)是相互影響的,信號(hào)質(zhì)量不好,大概率電源不好,電源質(zhì)量不好,信號(hào)質(zhì)量肯定不好。


電源測(cè)試既要測(cè)紋波噪聲,又要測(cè)環(huán)路響應(yīng)、電源抑制比PSRR以及電源PDN網(wǎng)絡(luò)的阻抗,讓你的電源也有詩(shī)和遠(yuǎn)方。

 

【泰享實(shí)測(cè)之水哥秘笈】:干貨分享,深度講解電源完整性設(shè)計(jì)和測(cè)試

 

【泰享實(shí)測(cè)之水哥秘笈】:干貨分享,深度講解電源完整性設(shè)計(jì)和測(cè)試


【泰享實(shí)測(cè)之水哥秘笈】:干貨分享,深度講解電源完整性設(shè)計(jì)和測(cè)試


免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請(qǐng)聯(lián)系小編進(jìn)行處理。


推薦閱讀:

定制微控制器設(shè)計(jì):組裝、測(cè)量、編程

短溝道 MOS 晶體管中的漏電流成分

SEMI-e 第五屆深圳國(guó)際半導(dǎo)體展 | 圓滿落幕,再啟“芯”程

充分理解電感式升壓原理

可能毀掉您設(shè)計(jì)的 PCB 布局樣式錯(cuò)誤

特別推薦
技術(shù)文章更多>>
技術(shù)白皮書下載更多>>
熱門搜索
?

關(guān)閉

?

關(guān)閉