你的位置:首頁(yè) > 互連技術(shù) > 正文

4種端接方法,教你完美解決信號(hào)端接困惑

發(fā)布時(shí)間:2019-10-18 責(zé)任編輯:wenwei

【導(dǎo)讀】時(shí)鐘信號(hào)衰減會(huì)增加抖動(dòng),因此對(duì)驅(qū)動(dòng)器輸出的端接很重要。為了避免抖動(dòng)和時(shí)鐘質(zhì)量降低的不利影響,需要使用恰當(dāng)?shù)男盘?hào)端接方法。
 
Z0是傳輸線(xiàn)的阻抗;
 
ZOUT 是驅(qū)動(dòng)器的輸出阻抗,
 
ZIN 是接收器的輸入阻抗。
 
PS:這里僅顯示CMOS和PECL/LVPECL電路。
 
串行端接
 
實(shí)際上,因?yàn)樽杩箷?huì)隨頻率動(dòng)態(tài)變化,難以達(dá)到阻抗匹配,所以緩沖器輸出端可以省去電阻(R)。
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):
 
低功耗解決方案(沒(méi)有對(duì)地的吸電流)
 
很容易計(jì)算R的值 R (Z0 – ZOUT).
 
弱點(diǎn):
 
上升/下降時(shí)間受RC電路的影響,增加抖動(dòng)
 
只對(duì)低頻信號(hào)有效
 
備注:
 
CMOS驅(qū)動(dòng)器
 
不適合高頻時(shí)鐘CMOS drivers信號(hào)
 
適合低頻時(shí)鐘信號(hào)和非常短的走線(xiàn)
 
下拉電阻
 
CMOS
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):非常簡(jiǎn)單(R = Z0)
 
弱點(diǎn):高功耗
 
備注:不推薦
 
LVPECL
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):
 
簡(jiǎn)單的3電阻解決方案。
 
就節(jié)能而言稍好一點(diǎn),相對(duì)于4電阻端接來(lái)說(shuō)節(jié)省一個(gè)電阻。
 
備注:推薦。端接電阻盡可能靠近PECL接收器放置。
 
交流端接
 
CMOS
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):沒(méi)有直流功耗。
 
備注:為避免較高功耗,C應(yīng)該很小,但也不能太小而導(dǎo)致吸電流。
 
LVPECL
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):交流耦合允許調(diào)整偏置電壓。避免電路兩端之間的能量流動(dòng)。
 
弱點(diǎn):交流耦合只推薦用于平衡信號(hào)(50%占空比的時(shí)鐘信號(hào))。
 
備注:交流耦合電容的ESR值和容值應(yīng)該很低。
 
電阻橋
 
CMOS
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
優(yōu)勢(shì):功耗實(shí)現(xiàn)合理的權(quán)衡取舍。
 
弱點(diǎn):?jiǎn)味藭r(shí)鐘用兩個(gè)器件。
 
LVPECL
 
4種端接方法,教你完美解決信號(hào)端接困惑
 
弱點(diǎn):差分輸出邏輯用4個(gè)外部器件。
 
備注:3.3V LVPECL驅(qū)動(dòng)器廣泛應(yīng)用端接。
 
 
推薦閱讀:
 
萬(wàn)用表測(cè)試MOS管使用及更換總是很難?
光耦的參數(shù)的理解
Digi-Key將為在中國(guó)大陸、中國(guó)臺(tái)灣、印度和韓國(guó)舉辦的Microchip技術(shù)精英年會(huì)提供贊助
關(guān)于三極管的冷門(mén)小知識(shí),你都知道嗎?
為什么直流電路能用坡印亭矢量
要采購(gòu)緩沖器么,點(diǎn)這里了解一下價(jià)格!
特別推薦
技術(shù)文章更多>>
技術(shù)白皮書(shū)下載更多>>
熱門(mén)搜索
?

關(guān)閉

?

關(guān)閉